首页 理论教育 异步端使用技巧分享

异步端使用技巧分享

时间:2023-06-24 理论教育 版权反馈
【摘要】:“直接”的含义是指它们不受时钟信号CP的控制,即只要异步置位或复位端有信号时,触发器的输出状态就立即做相应的变化,此时,不论CP及信号输入情况为何都不起作用。图5.24带异步端的触发器的逻辑符号如表5.5所示的是带异步端的D触发器的功能表,它说明了异步端的功能以及异步端与时钟控制的驱动输入端之间的关系。表5.5带异步端的D触发器功能表由表可见利用SD和RD可以将触发器预置成所期望的初始状态。

异步端使用技巧分享

由于触发器的双稳态特性,通电后,触发器将处于0、1两个稳定状态任意之一。而触发器应用于时序逻辑电路时,通常应处于特定的起始状态。为了便于将触发器置于所需状态,集成触发器除了具有我们已熟悉的受时钟脉冲CP控制的驱动信号输入端外,还设置了优先级更高的异步置位端SD(或称直接置位端)和异步复位端RD(直接复位端)。“直接”的含义是指它们不受时钟信号CP的控制,即只要异步置位或复位端有信号时,触发器的输出状态就立即做相应的变化,此时,不论CP及信号输入情况为何都不起作用。只有当异步信号无效时,触发器才能在时钟和输入信号控制下动作。带有异步端的触发器逻辑符号如图5.24所示,图中的SD、RD端的小圆圈表示低电平有效(SD、RD也有高电平有效的),异步置位与复位信号不允许同时有效,这个特点与基本RS触发器的用法相同。

图5.24 带异步端的触发器的逻辑符号

如表5.5所示的是带异步端的D触发器的功能表,它说明了异步端的功能以及异步端与时钟控制的驱动输入端之间的关系。(www.xing528.com)

表5.5 带异步端的D触发器功能表

由表可见利用SD和RD可以将触发器预置成所期望的初始状态。预置完成后,应将SD和RD端接低电平(或端接高电平),此时触发器方可实现上升边沿触发的D触发器的逻辑功能。

免责声明:以上内容源自网络,版权归原作者所有,如有侵犯您的原创版权请告知,我们将尽快删除相关内容。

我要反馈