首页 理论教育 可编程阵列逻辑器件(PAL)解析

可编程阵列逻辑器件(PAL)解析

时间:2023-06-20 理论教育 版权反馈
【摘要】:PAL采用双极型熔丝工艺,工作速度较高。PAL是由可编程的与阵列、固定的或阵列和输出电路三部分组成。有些PAL器件中,输出电路包含触发器和从触发器输出端到与阵列的反馈线,便于实现时序逻辑电路。输出端为一个可编程控制的三态缓冲器。图9.3.7带异或门的输入输出结构图9.3.8寄存器型输出结构

可编程阵列逻辑器件(PAL)解析

PAL采用双极型熔丝工艺,工作速度较高。PAL是由可编程的与阵列、固定的或阵列和输出电路三部分组成。有些PAL器件中,输出电路包含触发器和从触发器输出端到与阵列的反馈线,便于实现时序逻辑电路。同一型号的PAL器件的输入、输出端个数固定。本节介绍PAL的几种基本结构。

一、专用输出基本门阵列结构

图9.3.5所示为PAL的专用输出基本门阵列结构。当输出为或门时为高电平有效PAL器件;为或非门时为低电平有效PAL器件;为互补器件时为互补输出PAL器件。

图9.3.5 专用输出基本门阵列结构

二、带反馈的可编程I/O结构

图9.3.6所示为带反馈的可编程I/O结构。输出端为一个可编程控制的三态缓冲器。当EN为0时,三态缓冲器输出为高阻态,对应的I/O引脚作为输入使用;当EN为1时,三态缓冲器处于工作状态,对应的I/O引脚作为输出使用。输出端经过一个互补输出的缓冲器反馈到与逻辑阵列上。

图9.3.6 带反馈的可编程I/O结构(www.xing528.com)

三、带异或门的输入输出结构

图9.3.7所示为带异或门的输入输出结构。

四、寄存器型输出结构

寄存器型输出结构如图9.3.8所示。它在或门输出后面接了一个同步D锁存器,锁存器Q端经三态门输出,用于实现计数器、移位寄存器等时序逻辑电路。

图9.3.7 带异或门的输入输出结构

图9.3.8 寄存器型输出结构

免责声明:以上内容源自网络,版权归原作者所有,如有侵犯您的原创版权请告知,我们将尽快删除相关内容。

我要反馈